本文簡要介紹了節能的重要性,并著重介紹了稱重儀表中節能的幾種實現方式。
一、簡介
目前,我國的能源利用率僅為33%,與世界 先進水平相差10%,單位產品的能耗是世界先進 水平的兩倍,主要產品的能耗比世界先進水平高 出40%。為此,國家“十一五”規劃到2010年實 現萬元GDP能耗降低20%,并減少10%的有害排 放。由此可見,節能減排是我國工業企業面臨的 重大課題。
對于稱重儀表而言,節能不僅僅響應了國家 號召,為社會做出一份貢獻,而且也為自己的產 品增加了亮點。
我們可以把節能看成:
利用天然能源,如太陽能等。
儀表自身降低損耗及提高電能利用率。
二、天然能源一太陽能
太陽能電池系一種利用太陽光直接發電的光 電半導體薄片,只要一照到光,瞬間就可輸出電 壓及電流。太陽能電池的發電能源來自于光的波 長,陽光或白熾燈的波長較為適用。屬于“室內 型的非晶”太陽能電池如果長期拿到戶外曝曬, 有可能導致其損壞;反之,如果適合室外的太陽 能電池如果用于室內,也不能達到期望的效果, 所以在選擇太陽能電池時,要根據應用環境而定。
太陽能板的規格除了外形尺寸之外,另有一 些特性數據,其中Voc=開路電壓,Isc=短路電流, Vmp(Vop)=最大工作電壓,Imp(Iop)=最大工作電 流,Vmpx Imp=W瓦/(最大)功率。這些參數都是 在特定條件下測得的,實際應用中達不到標定值, 并且還要考慮天氣、季節等因素。所以,實際應 用一般用蓄電池作為備份電源。
目前在國外已經出現用太陽能供電的稱重儀 表及整秤,由于太陽能電池價格偏高及市場實際 需求等因素,目前國內用太陽能供電的稱重儀表 及整秤還很少見。
三、儀表自身參數
1.降低器件造成的損耗
選擇元器件時,盡可能選擇低功耗的元器件。 其它與功耗有關的因素還包括:供電電壓和時鐘 頻率、接口電路以及動態管理等等。
1.1器件供電電壓和時鐘頻率
正如大家所熟知的,在數字集成電路設計中, CMOS電路的總功耗包括:
靜態功耗,如晶體管漏電,電路不工作時 也存在,與開關活動無關,與其動態功耗相比基 本可以忽略不計,故暫不考慮;
動態功耗,其粗略估算公式為:
P=CFV2
其中,C為負載電容;F為開關頻率;V電源 電壓。
可見,電壓越高,時鐘頻率越快,則功率消 耗越大。所以,在能夠滿足功能正常的前提下, 盡可能選擇工作電壓低的器件。對于已經選定的器件,盡可能降低供電電壓和工作頻率。
1.2系統動態管理
所謂動態管理就是在系統運行期間通過對系 統的運行頻率或電壓的動態控制,以及各種不同 工作模式的切換來達到節省功耗的目的,這種動 態控制是與系統的運行狀態密切相關的,這個工 作往往通過軟件來實現。
選取合適的工作模式。
控制部分:現在很多CPU都有多種工作模式, 我們可以通過控制CPU進入不同的模式來達到省 電的目的。以Silicon Labs 8051F CPU為例,它有 3種基本的工作模式:第一種是完全工作模式:所 有模塊都上電工作;第二種是等待模式:外設工 作,而CPU不工作;第三種:同時對低功耗的電 池供電來說也是最重要的一種,就是停機模式。 停機模式下設備完全停止功耗。假如定義等待模 式和停機模式為空閑模式,則:
I平均=(f工作x I工作+t空閑x I空閑I (f工作+t空閑
可以想象,CPU在全速運行的時候比在等待 或者停機的時候消耗的功率大得多。省電的原則 就是讓正常運行模式遠比空閑模式少占用時間。 也就是說,我們可以通過設置使CPU盡可能工作 在空閑狀態,然后通過相應的中斷喚醒CPU,恢 復到正常工作模式,處理響應的事件,然后再進 入空閑模式。
但是,工作在不同模式下,切忌頻繁切換。 因為在啟動期間,一直到振蕩器穩定下來之前, CPU即使是空閑的也會耗能。
其他外設部分:鍵盤掃描部分正常情況下連 續掃描,在長時間都沒有輸入時,可以將用較慢 的掃描模式,一旦出現用戶輸入,系統立即進入 有效掃描模式。同理,顯示屏也可以通過動態調 整的方式,適時改變背光、亮度等參數達到省電 的目的。
適時關閉/打開各功能模塊或電路部分。一般 來講,電路各功能模塊可能不需要同時工作,將 不同的功能模塊分別進行控制,從而動態的控制 各部分供電分配。例如:在不需要串口輸出時將 串口芯片電源斷電,從而降低一部分功耗;CPU 內部有各種功能模塊,像Silicon Labs 8051F提供 了 ADC、DAC等功能模塊,但這些模塊在設計中 可能不需要同時工作,通過設置寄存器可以有選 擇地關閉不需要的功能模塊,以達到節省電的目 的,比如適時通過相應寄存器的設置關閉ADC,
則可以節省近1mA的電流,如表1所示。 1.3接口電路的低功耗設計
表 1
模塊 | 典型電流 | 最大電流 |
ADC | 450uA | 900uA |
DAC | 110uA | 400uA |
接口電路的低功耗設計中,除了考慮選用靜 態電流較低的外圍芯片外,還應該考慮a.輸出引 腳上拉電阻/下拉電阻的配置,例如:在一個 3.3V的系統里用3.3KQ為上拉電阻,當輸出為 “0”的時候,其電流消耗就為1mA,所以在能夠 正常驅動后級的情況下,應該盡可能選取更大的 阻值。另外,當一個信號在多數情況下時為低的 時候,我們也可以考慮用下拉電阻以節省功耗。b. 由于模擬輸入提供了高阻抗狀態,消耗電流很小。 所以只要可能,就盡量把復用的I/O引腳配置成模 擬輸入。
2.提高儀表電能利用率
2.1電源供給電路
在對功耗要求嚴格的情況下,就必須仔細考 慮采用何種電壓變換方式。通常有:
線性穩壓(Linear Regulator)包括 LDO (Low Drop- Out);以及 DC to DC。
對于線性穩壓來說,其特點時電路結構簡單, 所需元件數量少,但其致命弱點就是效率低,功 耗高。假設采用LM7805,輸入12V,輸出電壓為 5V,壓差為7V,輸出的電流為0.2A的情況下, 我們可以計算出消費在線性穩壓器上的功率為 P=A V x I0UT=7 x 0.2=1.4w,效率僅為 q = 5/12=41.7%,由這個結果我們可以看出,有一大半 功率消耗在IC本身上。
DC to DC電路的特點是效率高,升降壓靈 活,但缺點時電路相對復雜,干擾較大。一般常 見的由Boost和Buck兩種電路,前者用于升壓, 后者用于降壓。仍以從12V轉換到5V 0.2A負載 為例,選用LINEAR公司LT1776,如下圖1所示, 由轉換效率圖可見,當輸入為12v,輸出為5v時, 轉換效率在80%以上,比線性穩壓器轉換效率增 加了一倍。
從上面的論述中我們可見,在適當的情況下使用DC-DC的電壓轉換線路,可以有效地節約能 量,降低整機功耗。
2.2適當改變電源的連接方式 為了使干電池能夠充分被利用,筆者曾經做過這 樣的電路,用戶要求儀表使用干電池,使用時間 500小時以上。我們采用2組3節電池并聯供電,當電池電壓低于3.3V時,再將兩組電池串聯起 來,等電池電壓再次低于5.6V時,電池基本上沒 有電了。由于是小電流放電,串聯后還可以增加 幾十小時的工作時間。
3.小結
對于稱重儀表而言,節能主要表現在:①選取合適的能源;②采用合適的元器件如MCU 及電路工作方式;③選取合適工作電壓、系統運 行頻率并加以動態管理;④選取合適的電源電路。 當然,這些方式可能以各種組合出現在稱重儀表 設計中,從而,讓我們的儀表更加節能,更加有亮點。